信息链中的数据安全策略

来源 :第十三届全国信息存储技术学术会议 | 被引量 : 0次 | 上传用户:ynhappyma
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
  随着信息技术的迅猛发展,信息的价值与信息扩散的影响与日俱增,在信息系统中安全尤为重要.信息系统由若干个模块与其相连的信息链组成,本文抓住了信息链中的重要环节就数据安全进行剖析,提出了系统内部安全、系统间安全及环境安全等方法,保证信息链中的数据安全.
其他文献
由Intel和HP联合提出的IA-64,采用了显式并行指令计算EPIC的设计思想,是64位高端处理器的主流体系结构.处理器和存储器发展的巨大差距,使得存储系统成为性能发挥的瓶颈.本文分析了IA-64体系结构的存储系统,从未来存储系统发展的主流技术出发,研究了Impulse结构的设计思想,按照EPIC的设计理念,提出了基于IA-64体系结构的智能存储控制器的设计.通过在存储控制器中加入一个中间的地址
存储器控制器是嵌入式微处理器中的重要组成部分.本文针对嵌入式微处理器设计的需要,提出了一种通用存储器控制器IP核,首先介绍了其体系结构,然后对设计和实现的关键技术进行了讨论,最后,给出了模拟测试和逻辑综合的结果.
IP-SAN解决了FC-SAN的许多不足,也带来了新的安全问题.通过对IP-SAN的安全分析,提出一种安全方案.该安全方案具有下列特点:采用三方传送协议实现数据通道和命令通道的分离提高了IP-SAN的性能;采用密钥分配方案代替密钥管理方案来生成信用以减少管理服务器的性能开销;在客户端加密和解密数据以及将数据检验帧保存在存储设备中既保证数据的机密性和完整性又减少了对IP-SAN的性能影响;采用HMA
EPIC设计思想将结构信息充分暴露给编译器,编译器静态开发指令级并行性,与超标量结构相比,极大简化了硬件设计的复杂性.论文深入分析了EPIC方法的基础,通过分析总结了EPIC体系结构对存储系统设计带来的挑战,最后提出存储系统设计的出路在于开发存储级并行性.
CPU与主存在速度上的差距日益扩大,使得处于CPU与主存间的Cache所承担的责任越显重大.要使程序得到高速的执行就必须改善Cache行为,提高Cache效率.随着EPIC体系结构中Cache提示(Hint)机制的出现,编译器开始可以直接控制Cache替换,从而改善Cache行为.针对与Cache提示相关的两个基本问题:在LRUCache中,由Cache提示产生的Cache优化的极限是什么,即最优
S盒查找是分组密码中非常重要且较为费时的编码环节,本文深入分析了S盒的查找特性,在L1Cache这一存储层次提出了支持并行S盒查找的Cache结构,增加了专门的并行S盒查找指令pld.该结构能够以较小的额外硬件代价开发S盒查找的并行性,分析结果表明这一改进能显著提高S盒查找性能.
高带宽是存储器系统所要解决和实现的重要目标,而存储器的DDR源同步接口技术是提高存储器带宽的有效途径.本文通过设计一个实际的存储器子系统硬件平台,来研究高速DDR源同步接口的设计,以及存储器高速接口信号传输的信号完整性问题.
安腾64位处理器是Inter公司开发的新一代高性能64位处理器.它已经成功地应用于高性能计算和多媒体等领域.Linux是支持安腾64位微处理器平台的主流操作系统之一.本文主要研究了linux/IA-64中TLB的结构和实现机制,并着重讨论了IA-64的虚实地址转换和linux/IA-64的慵懒的TLB刷新.
一级数据Cache是为了填补CPU寄存器和二级Cache之间速度上的差距而设置的高速缓冲.论文研究了EPIC设计思想下的一级数据Cache结构,探讨了由于独特的体系结构造成的各种存储顺序性,并针对每种顺序语义提出了对应的解决和实现方法.
本文采用新的技术改进I/O性能已经成为高性能计算的迫切需要,I/O性能可以分别从结点内部和结点外部加以改进.新一代总线技术中,HyperTransport可以大幅度提升结点内部南北桥之间的链路带宽,InfiniBand可以提供结点之间的高性能互连.文中首先分析了HyperTransport和InfiniBand体系结构的特点,然后对基于Hypertransport的服务器平台构建的InfiniBa