论文部分内容阅读
异步FIFO作为一种先进先出通用存储器器件,它的应用非常广泛。它不仅可应用于现代国防的不同领域,还可应用于如多机系统、数据采集和图象处理等其它领域中,其应用前景十分广阔。FIFO存储器在结构上可划分为存储阵列和外围电路两大部分。主要的外围电路包括计数器和标志位产生电路。为提高计数器速度,本文提出一种快速混合式进位方式的计数器。对于标志位的产生提出了新的异步比较产生空、满标志位,然后再利用锁存器实现标志位与时钟的同步;对芯片速度和面积的折中采用8T管的存储单元;字线分割和位线分割技术提供了小容量FIFO高度低功耗的解决方案,对于大容量的FIFO提出了层次化分块的设计方案,有效的提高速度降低功耗;字线的“错序译码”结构和位线的“间隔译码”结构,这种结构既减小了被操作单元间的串扰,又提高了存储器的读写速度和可靠性;动态的预充电电路大大降低了FIFO的静态功耗;两级差分灵敏放大电路的设计具有抗干扰能力强、压摆率大、偏置电路简单、高速和低功耗等优点。