论文部分内容阅读
该文给出了一种基于DVB-S的高速数据链路,以及同一系统中采用DSSS的低速控制链路中伪码捕获部分技术的设计与实现.随着大规模集成电路(VLSI)和数字信号处理技术(DSP)的全面发展,全数字的高速数据采集和发送,以及数字基带接收机的设计和实现已经成为可能,在此背景下研究和开发基于VSAT的数字视频信号收发系统有着重要意义.该专用通信系统用于地面VSAT站和移动台之间的数据通信,由前向和反向两个信道组成.在反向信道,移动台利用机载摄像头获得MPEG2视频或音频码流,并按照ETSI的DVB-S协议,将高速码流经卫星转发至地面VSAT站.在前向信道,VSAT站通过基于DSSS的低速控制链路,完成对移动台的控制.由于卫星和地面之间距离较远,信道环境恶劣且多变,有必要采取差错控制方式对数据添加冗余保护.在DVB-S协议中,规定了对MPEG2码流采取RS码(外码),卷积交织,删余卷积码(内码)的信道编码,对抗可能存在的突发错误和随机错误,发送端使用基带成型滤波抗码间干扰.该文对数据链路中DVB-S的信道差错处理及DSSS控制链路中的伪码捕获技术进行了理论分析,并着重阐述了硬件实现的算法和方案.全文的组织结构如下:首先介绍了该通信系统的背景,概述了数据和控制链路各自的特点及处理流程;第二章对DVB-S的信道处理的各个流程进行了理论分析;第三章给出了DVB-S及成型滤波的FPGA实现,以及整个反向链路发送板的硬件实现方案;第四章简要概述了反向链路接收板Tuner的结构;最后一章介绍了控制链路的设计要点及扩频码捕获的FPGA设计.由于扩频码较长,相关匹配滤波需要较多的硬件资源,该章给出了一种改进的FIR滤波结构实现方案.