论文部分内容阅读
随着人类对数字信号领域研究的不断加大,数字采集系统应用的环境越来越趋于复杂。作为数字测试领域的代表,数字示波器的作用越来越大,相应的对其的要求也越来越高。总所周知,采集能力和存储能力的高低直接体现了数字示波器的性能。本文围绕这两个关键指标展开分析讨论,通过对一款数字存储示波器的设计开发过程,来说明单通道最大2GSPS实时采样率和深存储功能的实现。根据设计任务和指标要求,以及对以往ADC+FPGA+DSP为核心的数字采集系统的理解,本文采用了以双核ADC为采集核心、DDR2SDRAM为存储核心