论文部分内容阅读
随着电子技术的发展,可变增益放大器(VGA)越来越多的应用在无线通信系统和图像处理系统等领域当中。为了更好的接收和处理所获得的信号,往往需要利用可变增益放大器对信号幅度进行调节,以满足后面信号处理电路对信号的要求。目前VGA的发展方向是追求更高的精度、更好的线性度、宽增益动态范围以及低失调。本文设计了一种应用于图像传感器读出电路模拟前端的可变增益放大器,实现放大功能的同时也承担了为后级ADC电路采样的任务。为了满足图像传感器高精度、高线性度和大输出范围的要求,VGA电路采用闭环结构。反馈网络采用开关电容结构是因为它在工作过程中消耗的静态电流极小,可以有效的节省功耗,并且在工业制造中电容相较于电阻具有更好的匹配性。电路主要由高性能的运算放大器、反馈电容网络、时钟产生电路构成,并加入一个误差校正DAC对图像传感器光电器件产生的暗电流进行补偿。文中运算放大器采用两级结构,并在第一级引入增益自举技术,以最大限度的提高运放的开环增益,使VGA电路能够获得很高的精度。为了节省电路面积,误差校正DAC采用了两段式结构,用更小的电容面积实现高分辨率的校正。在图像传感器的应用背景下,本文研究并设计了一个采样精度为14 bit,采样速率为40MS/s的开关电容可变增益放大器。电路设计采用0.18μm CMOS工艺,在3.3V电源电压的条件下功耗为65m W,整体版图面积1850x950μm2。电路共模电压为1.5V,能够处理的信号范围为1~2V。采用Spectre软件进行仿真,VGA动态范围为-3d B~19d B,可实现256步变化。误差校正DAC具有±8 bit校正精度,其校正数值与VGA放大倍数有关,在8倍放大模式下,校正范围为-507m V~507m V。对VGA电路在17.06MHz的输入信号下进行FFT仿真,得到仿真结果如下:有效位数(ENOB)为14.9 bit,信噪比(SNR)91.4d B,无杂散动态范围(SFDR)达到97.9d B。结果证明电路具有高精度、非线性特性良好的优点,能够满足设计要求。