论文部分内容阅读
随着通信及消费类电子的迅速发展,SOC(system-on-a-chip)片上系统得到了广泛应用。如今便携式电子设备逐渐深入人们的生活,SOC中集成的功能也越来越复杂和强大,因此低功耗高性能集成电路设计已经逐渐成为研究的重点和热点。近年来,半导体工艺特征尺寸大幅减小,这大幅提升了MOS晶体管的本征频率、降低了电路的功耗并有效提高了电路的集成度。然而工艺尺寸的减小也导致了器件的本征增益下降、供电电压降低等各种问题,从而加大了模拟集成电路的设计难度。这些问题在模数转换器的设计中尤为突出。因此,在现代SOC应用和工艺条件下设计一款满足低功耗高性能要求的ADC已成为一项巨大的挑战。本设计针对视频模拟前端的系统需求,基于HLMC 55nm CMOS混合信号工艺设计了一款低功耗12bit采样速率为160M/s的流水线型ADC。论文首先分析了衡量流水线型ADC的关键性能参数和影响系统性能的非理想性的来源,在此基础之上重点考察了目前业内常用的低功耗技术。在比较了各种技术之后选用了运放共享、嵌套gain boost运放、电容逐级递减等技术。然后根据这些技术对流水线型模数转换器进行了系统级分析、设计和规划,随后完成了晶体管级电路设计。最后基于深亚微米工艺版图设计思想完成了本课题的版图工作,后仿真结果表明在采样频率为160M/s,输入信号为39.1MHz的正弦信号情况下,该ADC的SFDR为83.05dB,SNDR为72.1dB,ENOB达到11.68bit,而功耗只有54mW,整体性能指标完全满足系统的预期设计要求。论文研究成果均基于深亚微米工艺完成,其对深亚微米下模拟集成电路设计,尤其是对混合信号电路设计及其相关版图绘制均具有良好的参考价值。此外,论文对pipelined ADC的低功耗设计也进行了深入分析,对SOC系统中低功耗应用的设计具有一定的参考意义和价值。