论文部分内容阅读
随着ASIC设计规模的增长,验证在许多设计中己成为整个开发周期的瓶颈。基于FPGA的原型设计是一种理想的验证开发平台,因为其运行的速度至少比仿真及模拟等其它验证技术快10倍,能有效缩短系统的开发周期,可提供更快更全面的验证。Synplicity估计90%的SoC和ASIC器件均采用了FPGA技术进行原型设计。本文就有线数字电视(DVB-C)解调芯片的系统验证平台设计进行了探讨。数字电视在我国正处于一个关键的发展阶段,2008年奥运会将全面推广数字电视和高清晰度电视,2015年停止模拟广播电视播出。面对激烈的市场竞争,如何缩短产品的研发周期,加快产品的上市时间就极为迫切。基于FPGA的原型验证平台是为实现这一目的良好设计途径。本文首先对DVB-C系统进行了分析,整个原型系统光有FPGA是不够的,还需要和其他模块配合,组成一个完整的系统环境才能对设计进行完整的验证。接下来对整个系统的硬件环境进行了设计。以Virtex-5 LX110 FPGA为核心,AD9218模数转换单元,以及射频调谐器模块组成了一个单板的硬件验证环境。分析了各个模块所要达到的参数指标。在原理图设计仿真、PCB版图仿真中进行了信号完整性分析,通过仿真及早的发现设计中的问题,保证了设计的成功率,探索出了原型系统开发硬件设计流程。最后总结了系统的调试方法和步骤,利用该平台对DVB-C解调部分进行了验证,加快了解调芯片的开发进程。