论文部分内容阅读
本文在系统地研究了国内外全集成连续时间滤波器设计方法的基础上,总结并提出了基于元件级模拟的正则信号流图(SFG, Signal Flow Graph)集成滤波器设计方法。文中运用所提出的方法,给出了基于元件级模拟的含有传输零点的带通滤波器、全极点高通滤波器、含有传输零点的高通滤波器、全极点带阻滤波器和含有传输零点的带阻滤波器的SFG,并对各种SFG的有源实现用SPICE进行了仿真验证和敏感度分析,取得了一些成果。本文的主要创新点有:1.系统地提出基于元件级模拟的正则SFG滤波器设计方法。该方法有三种选择流图结点的方式,文中称之为结点电压法SFG模拟、网孔电流法SFG模拟和结点电压和网孔电流的混合SFG模拟。对于同一个梯形原型应用不同的流图结点选择方式,可以得到不同的电路拓扑结构。2.提出了选择流图结点方式时应遵守的原则。按照文中提出的原则选择流图结点,可以解决Δ型电容环路和T型电感割集带来的非正则问题,得到正则的跳耦滤波器拓扑结构。所提出的低敏感度正则带通滤波器电路拓扑,成功地用于带有有限传输零点的高阶集成带通滤波器设计,具有很强的工程应用价值。3.通过比较不同拓扑结构的敏感度特性,总结并提出了应用该SFG设计方法时,影响所综合有源滤波器幅频特性的三个主要因素:流图的正则性、电路拓扑的跳耦对称性和RC元件参数分布范围。为减弱RC元件参数分布范围对滤波器幅频特性的影响,提出应用Norton变换改善无源梯形电路的元件分布范围,变换后的梯形电路仍然适用基于元件级模拟的正则SFG方法,最终得到的有源电路可成功地改善滤波器的幅频特性。4.提出了基于元件级模拟的SFG设计方法相对于其他设计方法的主要缺点:对全差分运放的非理想特性较为敏感,从而在高频端容易受到寄生零极点的影响,幅频特性会出现较大变化,甚至影响稳定性。本文提出了一种改善其影响的方法:通过流图运算法则,对元件级模拟的SFG的拓扑进行微调,达到调节寄生零极点出现的频率、改善有源电路幅频特性的目的。5.提出了带有传输零点的高通、带通、带阻全集成滤波器的设计方法,为在片上系统实现滤波提供了新的设计手段。