CMOS数字集成电路的低功耗设计

来源 :集成电路应用 | 被引量 : 0次 | 上传用户:zhonghuiling2009
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
分析表明,便携式智能终端产品的功耗问题日趋显现,尤其耗电提升所产生的热量导致芯片性能下降、甚至电路不工作,降低用户体验,而耗电占比最高的仍是数字逻辑电路芯片。为解决数字逻辑电路的低功耗设计,从系统架构、RTL级、门级等不同设计层级进行低功耗设计分析,提出系统性、全面性的低功耗设计理念,解决如何规避数字前端设计人员在设计过程中容易忽略、甚至容易出错的低功耗设计问题,以及有效的利用EDA工具协助低功耗设计、实现、验证及优化。提出低功耗设计的可测性的关键点,进行设计实例分析并得到结论。
其他文献
阐述智能变电站的继电保护系统,确保智能变电站的安全,提升继电保护系统的稳定,相关管理措施和技术手段,实现继电保护系统可靠运行。
基于人为因素理论的分析,阐述飞机维修工程中的人为因素,指出飞机维修工程中维修差错成因,飞机维修工程中人为差错的防控实践。
阐述智慧交通、智能停车和生态智能监测的应用,提出系统总体架构设计,分析基础设施、通信网络、应用平台、数据中心、示范应用的需求,探讨系统实现涉及的关键技术。