论文部分内容阅读
本论文的主要目的是设计适用于局部授时定位系统的同步时间信号全数字收发机,实现基于直接序列扩频通信原理的收发机中频数字信号处理。发送系统主要由基带处理单元和频带处理单元构成。接收系统主要由解调单元和解扩单元构成。整个工程用VerilogHDL语言完成所有模块的设计,通过ModelSim仿真和SignalTap验证,最后连接所有系统模块,在Altera公司的Cyclone IVE系列FPGA(现场可编程门阵列)芯片中实现。论文首先提出了一种适用于野外工作的局部授时定位系统。然后从工程的角度介绍了收发机的总体架构,通过MATLAB仿真工具设计出收发机系统参数以及所用到的滤波器系数。讨论了收发系统中各个模块的理论依据以及详细的实现方法。发送机中主要模块包括差分编码器、扩频序列发生器和NCO(数控振荡器),接收机主要模块包括Costas环、超前-滞后符号同步环、匹配滤波器以及差分解码器。所有的模块都给出了仿真波形,最后下载到Altera公司具有最新FPGA技术的DE2-115开发板上进行验证。验证结果表明整个系统工作正确,性能稳定,占用资源相对较少,完全满足设计要求。