寄存器文件相关论文
由软错误引起的计算可靠性问题,已经在安全关键系统中越来越多的被考虑到.由于寄存器文件被访问的非常频繁而且在其中发生的错误会......
通过FPGA对CPU的功能进行仿真验让,一个关键的问题如何把多端口寄存器文件有效的映射到FPGA的可配置逻辑中去.本文针对FPGA可配置......
本文介绍了一款支持多线程并行的通用寄存器文件.在设计中综合应用了寄存器划分、重叠寄存器窗口、层次扩展等技术,达到了在提高寄......
本文对一款10读6写寄存器文件进行了加固设计,结合目前实际使用的电路加固技术和版图加固技术,通过理论分析和实验验证,其能很好......
本文在65nm工艺下,对32×36寄存器文件的读出阵列模式下灵敏放大器读出和直接读出方式进行优化设计.根据32×36寄存器文件的阵列划......
本文介绍了寄存器文件设计的发展概况,并设计了具有10读6写共16个端口的加固寄存器文件,本设计是基于0.18Wn工艺条件下,运用了多种加......
本文阐述了基于0.13μm工艺、具有22个端口(13读/9写)的32×32位寄存器文件的优化设计技术.这些技术包括时钟优化设计、新增条件寄......
在超标量微处理器中,寄存器重命名是支持指令动态调度和乱序执行的重要技术之一,与微处理器的性能密切相关,传统的寄存器重命名技术中......
本文描述了基于0.13um工艺下的单端口读写高速寄存器文件的设计过程.在设计过程中,研究了快速读出结构,并将其结构运用于本设计中,......
本文介绍了十读/六写DVDSP寄存器文件的设计.利用与DVDSP寄存器文件结构相同的0.18um寄存器文件,采用设计迁移的方法将设计迁移到0......
本文介绍了采用1.2v,0.13um工艺条件实现的64×64 bit、4读4写通用寄存器文件设计。设计放弃了灵敏放大电路,采用动态预充电路和分级......
本文讨论采用一种简单的并行交织/解交织方案,Sliding Window式的Log MAP算法,来实现一种用于WCDMA(3GPP)技术的Turbo码译码器浮点......
本文分析航空处理器的SEE机理,并总结SEE对处理器的具体影响。基于LEON3的七级流水线,针对SEE的影响,配合Leon3的流水线,对寄存器......
本文介绍了EDAC和TMR技术的原理、特点.通过在FPGA上进行实现,从面积开销、延时开销和性能的角度对这两种技术进行了分析和比较。......
数据寄存器文件作为微处理器关键部件,其读写访问速度直接决定了处理器性能,随着现代大规模、多端口寄存器文件的使用,对它进行高......
为了提高高性能处理器中寄存器文件的利用率,本文实现了两种方法:窄值另存(NOSA:NarrowOperandStoreAside)和无效寄存器提前去配(D......
由于寄存器文件严重影响可重构密码处理器的性能和面积,为了实现高性能和低面积消耗的密码处理器,提出了一种高效的分布式跨域寄存......
本文面向一款基于SUN SPARC 64位的高性能微处理器,对其中的4线程×32行×72位的支持寄存器窗口技术的寄存器文件进行了研究,实现了......
寄存器重命名技术在乱序超标量处理器中解决了名相关问题,可以发掘指令级并行性,提高处理器的性能.X处理器是一款乱序超标量处理......
分析了数字集成电路在空间辐射环境下受到高能粒子轰击产生单粒子翻转(SEU)和单粒子闩锁(SEL)的原理,并从电路和版图层面提出了......
五、综合题(每小题7分,共28分。统考生只能做1、2、3、4小题。单独考生要么选做1、2、3、4小题,要么选做5、6、7、8小题,但不得混选)r......
向量处理逻辑与DRAM相结合形成向量PIM(V—PIM)结构,可充分利用PIM结构的高带宽特性。向量寄存器文件是V-PIM的关键资源.其端口数和容......
Tensilica公司日前宣布,开发领先的毫米波解决方案和高速无线通信平台的SiBEAM公司选择了Xtensa可配置处理器IP核进行芯片设计项目......
Tensilica日前宣布完成对其Xtensa可配置处理器系列(Xtensa 7和Xtensa LX2)进行的升级,添加新硬件选项和软件增强工具,使其适合更多SoC......
寄存器文件的设计在高性能处理器设计中十分重要,寄存器栈和寄存器栈引擎是提高其性能的重要手段.编译优化常常基于特定的体系机构以......
本文采用1P2M 0.35μm的N阱CMOS工艺,设计了一种用于数字信号处理器的10端口高速32×64位寄存器文件.寄存器文件中设计了写优......
译码器是寄存器文件中的关键部件.为了实现高性能的寄存器文件,结合寄存器文件的设计,实现了一款带复位的高性能译码器,并分析了这款译......
首先介绍了西北工业大学航空微电子中心设计的32位CISC处理器龙腾C2寄存器文件的设计,针对现有寄存器文件设计方法的不足,提出了一种......
本文介绍了一个带定向通路的十读六写寄存器文件在0.18μm CMOS工艺下的全定制设计,与基于标准单元半定制寄存器文件相比,面积和功耗......
在嵌入式系统的应用中,程序代码中存在着相当多的局部变量,这些局部变量的使用范围(生存期)通常都很小。相关指令在流水中需要局部变量......
寄存器文件被广泛地应用于最新的DSP和媒体处理器的设计,为了能够减小处理器所开销的芯片面积、功耗以及体系结构的复杂度,必须合理......
集成电路的测试质量直接影响芯片成品率、成本与用户满意度。测试模式下,晶体管的翻转次数数倍于正常工作模式,从而易引发局部电压......
为了加快处理器对数据的存取速度,采用0.13um、8层(Al)金属布线N阱COMS工艺设计实现了一款290ps读访问延迟、16字11位、4读1写的特殊寄......
5G基带信号处理对硬件提出了更高的实时性和可靠性要求。基于MaPU的体系结构,根据5G基带信号处理的特点,本文提出了一种可重构的计......
同时多线程能在同一时钟周期执行不同线程的指令,并且指令级并行和线程级并行。显式并行指令计算关注于编译器和硬件的相互协作。......
X处理器是一款面向流应用的64位高性能微处理器。它包含多个存储部件,如LRF、CCRF和SRF等等。本课题针对这些存储部件全定制设计与......
微处理器诞生至今,寄存器文件作为其内核关键部件,往往需要很快的读写访问速度;但是随着寄存器文件向着大规模、多端口方向发展,实......
寄存器文件是嵌入式超标量微处理器的重要组成部分。高性能要求寄存器文件具有小的访问延时,而嵌入式应用更关注工作功耗和待机功......
Matrix inversion is a critical part in communication,signal processing and electromagnetic system. A flexible and scalab......
针对特殊领域中密码算法动态重构的需求,粗粒度可重构处理器与专用密码电路ASIC和定制指令集处理器ASIP相比,在性能和灵活性等关键......
微处理器经过近30年的发展,已从最初的4位微处理器发展到今天的64位微处理器,本文分析了当前几种主要的64位微处理器体系结构技术......
YHFT-DSP/700是2004年研制成功的“银河飞腾”系列超长指令字结构高性能浮点DSP,其主频达238MHz,峰值性能为每秒14亿次浮点运算和1......
数字信号处理器(Digital Signal Processor:DSP)是一种专用于数字信号处理的嵌入式处理器,拥有强大的运算能力。在无线通信、多媒......
集成电路设计以及微电子制造己成为当代信息产业最基础最重要的一环。本论文主要对高性能低功耗高速寄存器的实现以及其SoC集成的......